image
20220316涂志豪/台北報導

創意攻AI/HPC客製化ASIC市場

搭台積電2.5D及3D先進封裝技術製程平台

 IC設計服務廠創意宣布推出採用台積電2.5D及3D先進封裝技術(APT)製程平台,可縮短客製化特殊應用晶片(ASIC)設計週期,有助於降低風險及提高良率。創意第一季營收雖因淡季較上季下滑,但預期仍為季度營收歷史次高,今年5奈米及7奈米委託設計(NRE)接案暢旺,ASIC量產逐步放量,將全力搶攻人工智慧及高效能運算(AI/HPC)客製化ASIC市場龐大商機。

 創意對今年維持樂觀展望,成長動能來自5奈米及7奈米AI/HPC相關晶片NRE接案暢旺,12奈米固態硬碟控制IC及網通晶片量產規模放大。再者,創意過去3年的NRE案會在今年陸續導入5奈米及7奈米量產,配合台積電晶圓代工及先進封裝產能支援,對爭取系統廠AI/HPC客製化ASIC委外訂單深具信心。

 創意發布2.5D與3D多晶粒APT平台,支援台積電CoWoS-S、CoWoS-R、InFO等先進封裝技術。創意提供全方位解決方案,包括完成矽驗證的介面矽智財(IP)、CoWoS與InFO信號及電源完整性、熱模擬流程等,以及經產品量產驗證的可測試性設計(DFT)與生產測試。

 創意表示,因為擁有多年配備高頻寬記憶體(HBM)的CoWoS-S產品量產經驗,且InFO設計與模擬流程搭配內部7奈米及5奈米晶粒對晶粒介面GLink IP已完成矽驗證。近來創意使用5奈米製程4Gbps HBM2E實體層與控制器IP,完成了CoWoS-R測試晶片驗證。

 創意總經理戴尚義表示,創意去年開發出新一代HBM3、GLink-2.5D與GLink-3D等IP,並完成CoWoS-S/R與InFO設計平台驗證,可說是經歷了突破性的進展。創意與台積電協力合作,致力降低最先進2.5D與3D技術使用門檻,讓客戶能開發具成本效益的高效能產品,並更快進入量產。